Теория Справочник Практикум Контроль знаний Об ЭУМК



Теория

- Модуль 1 - Аналоговая электроника -

1 Полупроводниковые приборы
- 1.1 Зонная теория
- 1.2 Примесные полупроводники
- 1.3 Полупроводниковый диод
- 1.4 Стабилитрон
- 1.5 Транзисторы
- - 1.5.1 Структура транзистора
- - 1.5.2 Схемы включения
- - 1.5.3 Характеристики транзистора
- - 1.5.4 Физическая модель
- - 1.5.5 Полевые транзисторы
- 1.6 Другие полупроводниковые приборы
- - 1.6.1 Тиристоры
- - 1.6.2 Фотоэлектронные приборы
- - 1.6.3 Интегральные схемы

2 Усилители
- 2.1 Основные параметры
- 2.2 Характеристики усилителя
- - 2.2.1 Амплитудная характеристика
- - 2.2.2 Амплитудно-частотная характеристика
- - 2.2.3 Фазо-частотная характеристика
- - 2.2.4 Переходная характеристика
- - 2.2.5 Усилительный каскад по схеме ОЭ
- 2.3 Обратная связь
- - 2.3.1 Определение и виды ОС
- - 2.3.2 Обратные связи в усилителях
- - 2.3.3 Термостабилизация
- 2.4 Усилители постоянного тока
- - 2.4.1 УПТ на транзисторах
- - 2.4.2 Операционные усилители
- - - 2.4.2.1 Способы включения
- - - 2.4.2.2 Регулировка усиления
- - - 2.4.2.3 Избирательные усилители
- - - 2.4.2.4 Применение ОУ
- - - 2.4.2.5 Питание ОУ

3 Выпрямители
- 3.1 Общая теория
- 3.2 Однополупериодный выпрямитель
- 3.3 Двухполупериодный выпрямитель
- 3.4 Фильтры

4 Стабилизаторы
- 4.1 Параметрические стабилизаторы
- 4.2 Компенсационные стабилизаторы
- 4.3 Импульсные стабилизаторы

5 Генераторы синусоидальных колебаний

---

- Модуль 2 - Цифровая электроника -

1 Алгебра логики (алгебра Буля)
- 1.1 Основные понятия алгебры логики
- 1.2 Аксиомы алгебры логики
- 1.3 Правила де Моргана
- 1.4 Минимизация логических выражений
- - 1.4.1 Минимизация путем алгебраических преобразований
- - 1.4.2 Минимизация с помощью диаграммы Карно

2 Логические интегральные схемы
- 2.1 Представление логических переменных в электронной аппаратуре
- 2.2 Базовые логические элементы
- - 2.2.1 Технология ТТЛ
- - 2.2.2 Технология КМОП
- - 2.2.3 Технология ЭСЛ
- 2.3 Параметры цифровых интегральных схем
- 2.4 Условные обозначения интегральных схем

3 Цифровые коды
- 3.1 Двоичный позиционный код
- 3.2 Двоично-десятичный код
- 3.3 Восьмиричный код
- 3.4 Шестнадцатиричный код
- 3.5 Код Грея

4 Арифметические операции над двоичными кодами
- 4.1 Сложение
- 4.2 Вычитание
- 4.3 Умножение
- 4.4 Деление

5 Типовые комбинационные схемы
- 5.1 Дешифраторы
- 5.2 Мультиплексоры
- 5.3 Сумматоры

6 Триггеры
- 6.1 Асинхронный RS-триггер
- 6.2 Тактируемый (синхронный) RS-триггер
- 6.3 D-триггер типа "защелка"
- 6.4 Статический T-триггер
- 6.5 Однотактный JK-триггер
- 6.6 Двухтактный (2x ступенчатый) триггер

7 Регистры
- 7.1 Классификация регистров
- 7.2 Сдвигающий регистр
- 7.3 Универсальные регистры

8 Счетчики
- 8.1 Классификация счетчиков
- 8.2 Счетчики с непосредственной связью
- 8.3 Счетчики с трактом последовательного переноса
- 8.4 Счетчики с трактом параллельного переноса
- 8.5 Реверсивные счетчики
- 8.6 Счетчики по произвольному основанию
- - 8.6.1 С досрочным сбросом
- - 8.6.2 С досчетом

9 Запоминающие устройства
- 9.1 ПЗУ
- - 9.1.1 Прожигаемая ПЗУ
- - 9.1.2 ПЗУ с УФ стиранием
- - 9.1.3 ПЗУ с электрическим стиранием
- 9.2 ОЗУ
- - 9.2.1 Статические ОЗУ
- - 9.2.2 Динамические ОЗУ

10 Цифроаналоговые преобразователи (ЦАП)
- 10.1 ЦАП c матрицей R-2nR
- 10.2 ЦАП с матрицей R-2R
- 10.3 Преобразование кодов со знаком
- 10.4 Умножающие ЦАП
- 10.5 Параметры ЦАП

11 Аналоговоцифровые преобразователи (АЦП)
- 11.1 АЦП последовательного счета
- 11.2 Следящий АЦП
- 11.3 АЦП поразрядного уравновешивания
- 11.4 АЦП параллельного преобразования
- 11.5 Интегрирующий АЦП
- - 11.5.1 Метод однократного интегрирования
- - 11.5.2 Метод двойного интегрирования

---

- Модуль 3 - Микропроцессорная техника -

1 Микропроцессоры и микропроцессорные комплекты
- 1.1 Определение микропроцессора
- 1.2 Технология изготовления МП БИС
- 1.3 Структура микропроцессорных систем
- - 1.3.1 Структура МПС на основе МП с жестким управлением

2 Микропроцессор
- 2.1 Структура МП К580ВМ80
- - 2.1.1 Основные элементы МП
- - 2.1.2 Устройство управления
- - 2.1.3 Магазинная память-стек
- 2.2 Функционирование МП в составе МПС
- - 2.2.1 Алгоритм выполнения команды
- - 2.2.2 Временная диаграмма работы МП
- - 2.2.3 Слово состояния МП

3 Запоминающие устройства
- 3.1 Постоянная память
- 3.2 Оперативная память
- 3.3 Подключение ОЗУ к шине данных

4 Интерфейсные устройства
- 4.1 Интерфейсные схемы
- - 4.1.1 Многорежимный буферный регистр К589ИР12
- - 4.1.2 Параллельный периферийный адаптер К580ВВ55
- 4.2 Организация интерфейса в МПС
- - 4.2.1 Интерфейс первого типа
- - 4.2.2 Интерфейс второго типа

5 Последовательная передача данных
- 5.1 Основы последовательной передачи данных
- 5.2 Режимы передачи
- - 5.2.1 Асинхронный режим
- - 5.2.2 Синхронный режим
- 5.3 Кодирование информации при последовательной передаче
- - 5.3.1 Используемые коды
- - 5.3.2 Способы передачи 0 и 1 в последовательных кода
- 5.4 Контроль достоверности
- 5.5 Последовательный периферийный адаптер КР580ВВ51
- 5.6 Линии связи
- - 5.6.1 Линии связи типа “открытый коллектор”
- - 5.6.2 Линии связи с оптронными развязками
- 5.6.3 Одновременная двунаправленная передача данных по одному кабелю

6 Работа микропроцессора в режиме прерывании
- 6.1 Программная обработка прерывания
- 6.2 Аппаратная обработка прерывания

7 Микроконтроллеры
- 7.1 Общие сведения
- 7.2 Микроконтроллер К1816ВЕ483
- - 7.2.1 Состав МК
- - 7.2.2 Функциональное назначение выводов
- - 7.2.3 Память микроконтроллера
- - 7.2.4 Порты ввода-вывода МК
- - 7.2.5 Управление работой МК
- - 7.2.6 Пошаговый режим
- - 7.2.7 Прерывание
- - 7.2.8 Микроконтроллеры зарубежных фирм

8 Развитие микропроцессорных БИС
- 8.1 Кэш память
- 8.2 Сигнальные процессоры
- 8.3 Краткая история развития микропроцессорных БИС
- - 8.3.1 Развитие технологии МП БИС Intel

9 Микропроцессоры и микроЭВМ в приборостроении
- 9.1 Основные функции МП в измерительной аппаратуре
- 9.2 Примеры использования МП в измерительной аппаратуре
- - 9.2.1 Микропроцессорный цифровой частотомер
- - 9.2.2 Широкодиапазонный частотомер
- - 9.2.3 Измерительный генератор с МП управлением
- - 9.2.4 Цифровые фильтры

10 Тестирование микропроцессорных систем
- 10.1 Тестирование статическими сигналами
- 10.2 Автодиагностика микропроцессорных систем
- 10.3 Логические анализаторы
- - 10.3.1 Анализаторы логических состояний(синхронный режим)
- - 10.3.2 Анализаторы логических временных диаграмм
- 10.4 Внутрисхемные эмуляторы
- 10.5 Сигнатурный анализ

11 Обеспечение помехозащищенности
- 11.1 Подавление помех по первичной питающей сети
- 11.2 Подавление сетевых помех в блоке питания
- 11.3 Правила заземления
- 11.4 Подавление помех по цепям вторичного электропитания


[ Теория ] [ Справочник ] [ Практикум ] [ Контроль знаний ] [ Об ЭУМК ]